1G MTSN交換器IP Core – 多端口TSN時間敏感網路解決方案
功能概述:
1G MTSN交換器IP Core是專為時間敏感網路(TSN)設計的多端口解決方案,支援10/100/1000 Mbps乙太網速率,並提供多達32個乙太網端口。通過支援IEEE 802.1系列標準,如AS、Qav、Qbv等,該IP Core可靈活配置並實現高效的數據傳輸與同步。它支援Xilinx FPGA系列,適用於廣播風暴防護、VLAN支援和時間同步應用,為工業自動化和網絡控制系統提供完整解決方案。
Facebook
Twitter
LinkedIn
接口
- 全雙工10/100/1000 Mbps乙太網介面
- 最多可配置32個乙太網端口
- MII/RMII/GMII/RGMII/SGMII/QSGMII實體層設備(PHY)介面
- 每個端口支援不同的數據速率
交換
- 具有自動MAC位址學習和老化(最多4096個條目)的動態MAC表
- 靜態MAC表(最多4096個條目)
- 巨型幀管理
- 廣播/多播風暴防護
- 每端口速率限制(廣播、多播和單播流量)
- 基於端口的VLAN支援
低層配置
- MDIO、UART、AXI4-lite或CoE管理介面。
- 乙太網配置(CoE):通過連接到CPU的同一乙太網鏈路全面訪問內部寄存器
- 購買IP Core時提供驅動程式
高級配置
- 板載UltraScale™FPGA,用於高速網路交換和PTP時間戳記
- 多核CPU單元支援自主軟體應用
時間敏感網路
- IEEE 802.1AS(rev)用於時間同步層
- IEEE 802.1Qav用於預留流量
- 基於信用的整形器:可為每種流量類別配置頻寬預留
- IEEE 802.1Qbv用於計畫的流量
- 時間感知整形器:可配置的時隙數量
- IEEE 802.1Qcc用於網路管理
- NETCONF用於掌管YANG數據
- IEEE 802.1Qci用於數據流程過濾和監管
- IEEE 802.1AB用於LLDP(鏈路層探測協定)
- IEEE 802.1w用於快速生成樹協定
- IEEE 802.1s用於多生成樹協定
- IEEE 802.1CB用於幀複製和可靠性消除(*)
- 對同步調度流量的直通支援(*)
- IEEE 802.1Qbu/802.3br用於幀搶佔(*)
支持的Xilinx FPGA評估板
我們的 MTSN IP 內核可部署在以下 Xilinx 系列中。您可以在以下連結中找到不同的 Xilinx 產品表和選擇指南:
- 7 系列(Zynq、Spartan、Artix、Kintex、Virtex)
- Ultrascale(Kintex、Virtex)
- Ultrascale+(Zynq MPSoC、Kintex、Virtex)
- Versal ACAP
此外,我們還開發了網路模組上的系統或網路模組。在這種情況下,我們為需要使用一體化解決方案來為其設備中引入時間敏感網路的客戶提供MTSN套件解決方案。