10G TSN交換機IP Core – 多端口乙太網時間敏感網路解決方案

為您的應用程式生成優化的TSN橋接器或端點設備

宏虹新推出的10G TSN 乙太網交換機 IP 核是MTSN 交換機 IP 核的最新版本。它也是一個靈活的 HDL 代碼,可以生成 TSN 端點或 TSN 橋接實現,但可以選擇具有10G 端口。與其他 SoC-e IP 內核一樣,該 IP 具有一組豐富的通用參數,以獲得最佳的功能資源權衡。這些泛型也可以通過 Vivado GUI 以圖形方式配置。

Facebook
Twitter
LinkedIn
Graficos-RELYUM_TSN-network-topology

接口

  • 全雙工100M/1G/2.5G/5G/10G乙太網介面
  • 最多可配置32個乙太網端口
  • MII/RMII/GMII/RGMII/SGMII/QSGMII/USXGMII 實體層設備 (PHY) 介面。(其他請聯繫我們)
  • 每個端口支援不同的數據速率

交換

  • 具有自動MAC位址學習和老化的動態MAC
  • 靜態MAC
  • 巨型幀管理
  • 廣播/多播風暴防護
  • 每端口速率限制(廣播、多播和單播流量)
  • 基於端口的VLAN支援
  • 低層配置

低層配置

  • MDIOUARTAXI4-lite管理介面。
  • 購買IP核時提供驅動程式

高級配置

  • NETCONF YANG模型支援(CNC配置)
  • 高級配置GUI

時間敏感網路

  • IEEE 802.1ASrev)用於時間同步層
  • IEEE 802.1Qav用於預留流量
  • 基於信用的整形器:可為每種流量類別配置頻寬預留
  • IEEE 802.1Qbv用於計畫流量
  • 時間感知整形器:可配置的時隙數量
  • IEEE 802.1Qcc用於網路管理
  • NETCONF用於掌管YANG數據
  • IEEE 802.1Qci用於數據流程過濾和監管(*
  • IEEE 802.1AB用於LLDP(鏈路層發現協定)
  • IEEE 802.1w快速生成樹協議
  • IEEE 802.1s多生成樹協議
  • IEEE 802.1CB幀複製和可靠性消除(*
  • IEEE 802.1Qbu/802.3br幀搶佔(*
  • *未來版本或互通性測試待定

支持的Xilinx FPGA評估板

宏虹10G MTSN IP 內核可部署在以下 Xilinx 系列中。您可以在以下連結中找到不同的 Xilinx 產品表和選擇指南:

 ● 7 系列(Zynq、Spartan、Artix、Kintex、Virtex)

 ● Ultrascale(Kintex、Virtex)

 ● Ultrascale+(Zynq MPSoC、 Kintex、Virtex)

 ● Versal ACAP

評估板方面,我們還推出了系統級模組SoM ),可提供SoC-e IP 內核的預載入設計。SoC-e 可以提供基於 7 系列、Ultrascale 或 Ultrascale+ Xilinx FPGA 系列的 SoM。