IRIGtimeM IRIG-B 主站IP Core – FPGA時間同步解決方案
功能概述:
IRIGtimeM 是一款針對Xilinx FPGA系列設計的IRIG-B主站IP核,完美相容IRIG 200-04標準。該IP核支援所有IRIG-B編碼運算式,並能靈活處理DCLS和AM調製,提供高達納秒級的精度。IRIGtimeM 能夠生成包含完整時間資訊的IRIG-B幀,包括秒、分鐘、小時、天、年份及控制功能。透過Xilinx Vivado工具,該IP核可輕鬆整合於FPGA設計中,提供靈活的配置選項及準確的時間同步,適用於多種應用需求。
Facebook
Twitter
LinkedIn
IRIGtimeM 在FPGA器件上實現了相容IRIG 200-04的時間同步主站。該IRIG-B主站IP旨在支援所有IRIG-B編碼運算式以及DCLS和AM調製,以提供最大的靈活性。
此IRIG-B主站IP每秒生成IRIG-B幀,包括必選和可選的時間資訊(秒、分鐘、小時、天、年、控制功能和連續二進位秒數),具體取決於配置上所選擇的IRIG-B時間代碼。該IP能夠支援自主操作,不需要過多的配置。
支援的Xilinx FPGA系列:
- 7-Series (Zynq SoC, Spartan, Artix, Kintex, Virtex)
- Ultrascale (Kintex, Virtex)
- Ultrascale+ (Zynq MPSoC, Kintex, Virtex)
- Versal ACAP
IRIGtimeM與Xilinx Vivado工具的網管乙太網交換機IP內核整合,可以輕鬆集成到FPGA設計中,該工具允許在圖形化使用者介面中使用IP內核,並以簡便的方式配置IP參數。
IRIGtimeM 主要特點:
- 符合IRIG 200-04的時間同步主站
- 支援DCLS和AM調製
- 支援所有IRIG-B編碼運算式,包括年份資訊、控制功能和連續二進位秒數
- 輸出類型(IRIG-B時間碼)可在實施前和運行中配置
- 精確的IRIG-B輸出,以提供納秒級精度
- IP初始設置的32位時間戳記輸入
- 定期脈衝輸出用於測試